Ditemukan 80301 dokumen yang sesuai dengan query
Nur Cahyono Kushardianto
"
ABSTRACTProyek ini adalah bagian dari suatu proyek besar yang dikembangkan oleh grup riset Communications Num riques COMNUM di Departement of Opto Acousto Electronique DOAE pada Institut d 39 Electronique de Micro lectronique et de Nanotechnologie IEMN Valenciennes France Proyek tersebut berkonsentrasi pada pengembangan sistem komunikasi bergerak dengan konsumsi energi yang rendah Pada paper ini mengemukakan penggunaan UWB Ultra Wide Band sebagai dasar pulsa sinyal untuk telekomunikasi Sinyal tersebut akan dibangkitkan dengan menggunakan teknik modulasi baru yang disebut OAM Orthogonal Amplitude Modulation Potensi keunggulan dari transmisi UWB adalah rendah energy rate tinggi tahan terhadap multipath propagasi hardware transceiver yang tidak compleks dan interferensi yang rendah Potensi tersebut akan digabungkan dengan keunggulan FPGA Field Programmable Gate Array yang memiliki kecepatan transfer data tinggi integrasi pada level yang tinggi fleksibilitas tinggi dan biaya pengembangan yang rendah Sistem ini akan berjalan pada ranah simulasi dan sistem asli pada peralatan perangkat keras Kartu FPGA yang digunakan adalah ADM XRC 5T1 yang berbasiskan Xilinx Virtex 5 dan akan digabungkan dengan kartu DAC Digital to Analog Conveter XRM DAC D4 1G Kita akan melihat bahwa implementasi UWB dengan modulasi OAM pada FPGA akan berjalan dengan baik pada simulasi akan tetapi untuk dapat berjalan dengan baik pada sistem asli butuh beberapa adaptasi dan eksperimen Tidak mengherankan bahwa implementasi sistem asli pada FPGA jauh lebih kompleks daripada simulasi berdasarkan perangkat lunak
ABSTRACTThis Project is the part of a big project that has been developed by research group Communications Numériques (COMNUM) in the Departement of Opto-Acousto-Electronique (DOAE) at the Institut d'Electronique de Microélectronique et de Nanotechnologie (IEMN) Valenciennes, France. The project concerns is the development of high mobility communication with low power energy consumption. This paper proposes the utilization of UWB (Ultra Wide Band) as the basic signal pulse for telecommunication. It will be generated with new technique of modulation OAM (Orthogonal Amplitude Modulation). The potential advantages of UWB transmissions such as low power, high rate, immunity to multipath propagation, less complex transceiver hardware, and low interference, will be combined with the superiority of FPGA (Field Programmable Gate Array) which provides high speed, high level of integration, high flexibility, and low development costs. The system will be running in the simulation field and in the real system on the hardware equipment. The FPGA card is ADM-XRC-5T1 based on Xilinx Virtex 5, merged with DAC (Digital to Analog Converter) card XRM-DAC-D4/1G. We will see that implementation of UWB with modulation OAM on FPGA will be running well in simulation, but for implementation in real system we should make several adaptation and experiment. No wonder that the real system implementation in FPGA are much more complicated and different with the simulation base on software."
2013
T39223
UI - Tesis Membership Universitas Indonesia Library
Rahmad Sadli
"This thesis discusses about the implementation of an Ultra Wide Band (UWB) communication system based on the FPGA (Field Programmable Gate Array) using the Orthogonal Amplitude Modulation (OAM) which is the newer modulation technique that can provide a higher speed of data transmission rate. The OAM (Orthogonal Amplitude Modulation) is the combination between the Bi-Phase Modulation (BPM) and Pulse Position Modulation (PPM) using the orthogonal signal. The work is focus on the ADC data captured, performing parallel correlation, synchronization and decoding process. The basic principle of the system is: the transmitted signal is first coded into the symbols by using 4- OAM. Then, this data are transmitted by a UWB antenna. The UWB antenna on the receiver side receives these signals and captured by a high speed ADC and results 16 data samples in parallel on every FPGA clock cycle. These signal are performed the parallel correlation with the reference signal which is stored in the FPGA memory. The results of correlation then can be decoded by firstly finding the peak of correlation result which is refers to the received symbol. By using the PCI express communication, the decoded data is transferred to the host application as a valid data received."
Depok: Fakultas Teknik Universitas Indonesia, 2013
T39220
UI - Tesis Membership Universitas Indonesia Library
Mohamad Syahral
"Kriptografi merupakan salah satu metode yang dapat digunakan untuk mengamankan informasi karena kriptografi mengkodekan suatu informasi sedemikian rupa sehingga informasi tersebut tidak dapat diketahui oleh pihakpihak yang tidak berhak mengetahuinya. Dalam tugas akhir ini dibahas tentang perancangan dan inplementasi suatu algoritma enkripsi dalam bentuk modul perangkat keras yang dapat dihubungkan langsung ke komputer dan mengenkripsi data-data yang akan dikirimkan ke komputer lainnya melalui sebuah modem yang terhubung ke PSTN. Algoritma yang digunakan adalah algoritma arcfour dan diimplementasikan ke FPGA Xilinx Spartan-IIE LC Development Board dengan menggunakan bahasa deskripsi perangkat keras VHDL. Pada tugas akhir ini algoritma enkripsi arcfour berhasil diimplementasikan ke FPGA Xilinx Spartan-IIE LC Development Board dan melakukan enkripsi datadata berupa teks yang dikirimkan serta mendekripsi data yang diterima. Sedangkan untuk data berupa file, proses enkripsi dan dekripsi masih belum berhasil dengan sempurna.
Cryptography is one of the method that use to secure information for transmission, where cryptography encodes the information in certain way so that the information would not be known by anyone that have no access to the information. The focus of this study is designing and implementation one of encryption algorithm in a hardware device that can be connected directly to computer and decode the data that can be transmitted to another computer through a modem that connected to PSTN. Encryption algorithm that used is arcfour algorithm and implemented in Xilinx Spartan-IIE LC Development Board using VHDL Hardware Description Languange. In this study, the arcfour algorithm has been successfully implemented in FPGA Xilinx Spartan-IIE LC Development Board, encrypting text data that transmitted and decrypting received text data. But for data transfer of files, encryption and decryption process was not yet perfect successful."
Depok: Fakultas Teknik Universitas Indonesia, 2011
S51061
UI - Skripsi Open Universitas Indonesia Library
Deschamps, Jean-Pierre
"This is not a book on algorithms. It is a book that shows how to translate efficiently an algorithm to a circuit, using techniques such as parallelism, pipeline, loop unrolling, and others. Numerous examples of FPGA implementation are described throughout this book and the circuits are modeled in VHDL. Complete and synthesizable source files are available for download."
Dordrecht, Netherlands: [;Spinger Science, Springer], 2012
e20398338
eBooks Universitas Indonesia Library
Herlina Widia
"Pada penelitian ini diterapkan algoritma kriptografi Trivium pada perangkat keras FPGA DE0-Nano yang terhubung ke komputer menggunakan komunikasi data serial melalui USB to UART TTL converter. Data yang dienkripsi dikirimkan melalui komputer dan setelah proses enkripsi berakhir dikirimkan kembali dengan menggunakan bantuan aplikasi serial port terminal. Penelitian ini bersifat kualitatif yang merujuk pada keberhasilan pencapaian sistem kriptografi dan perbandingan keefisienan waktu proses kriptografi dengan penggunaan perangkat lunak. Hasil penelitian menunjukkan bahwa algoritma kriptografi Trivium berhasil diterapkan dalam FPGA DE0-Nano untuk mengenkripsi dan mendekripsi berbagai jenis berkas dengan waktu yang lebih sedikit untuk proses kriptografi jika dibandingkan dengan penggunaan perangkat lunak.
This study focused with designing and implementation of Trivium as cryptography algorithm in hardware device DE0 Nano board FPGA which connected to computer using serial data communication by a USB to UART TTL converter. Data or file that will be encypt transmitt from computer and after encryption process has finished, it will be loopback. Transmitt and receive process used a serial port terminal software. This study is qualitative, that is based on sistem succsessfull implemented as cryptography system and compare time eficiency on cryptography process to other system using software. The result of this study show that Trivium cryptography algorithm has been successfull implemented on FPGA DE0 Nano to encrypt and decrypt various type of file and need less time for cryptography process than using software."
Depok: Fakultas Matematika dan Ilmu Pengetahuan Alam Universitas Indonesia, 2012
S45595
UI - Skripsi Membership Universitas Indonesia Library
Universitas Indonesia, 1984
S29583
UI - Skripsi Membership Universitas Indonesia Library
Dwi M.J. Purnomo
"Sorting is common process in computational world. Its utilization are on many fields from research to industry. There are many sorting algorithm in nowadays. One of the simplest yet powerful is bubble sort. In this study, bubble sort is implemented on FPGA. The implementation was taken on serial and parallel approach. Serial and parallel bubble sort then compared by means of its memory, execution time, and utility which comprises slices and LUTs. The experiments show that serial bubble sort required smaller memory as well as utility compared to parallel bubble sort. Meanwhile, parallel bubble sort performed faster than serial bubble sort to implement the algorithm on FPGA
Sorting adalah proses yang banyak dilakukan di dunia komputasi. Pemanfaatannya meliputi berbagai macam bidang, dari penelitian hingga industri. Dewasa ini terdapat banyak macam algritma untuk sort-ing. Salah satu algoritma yang paling sederhana tapi cukup akurat adalah bubble sort. Pada studi ini, bubble sort diimplementasikan pada FPGA. Implementasi dilakukan pada pendekatan serial dan para-lel. Bubble sort serial dan paralel dibandingkan penggunaan memori, waktu yang diperlukan untuk me-ngimplementasi, dan utilitas yang terdiri dari slice dan LUT. Eksperimen yang dilakukan menunjukkan bahwa bubble sort serial memerlukan lebih sedikit memori dan utilitas dibandingkan dengan bubble sort paralel. Sementara itu, bubble sort paralel memerlukan waktu lebih sedikit untuk mengimplemen-tasikan algoritma di FPGA."
Fakultas Ilmu Komputer Universitas Indonesia, 2016
AJ-Pdf
Artikel Jurnal Universitas Indonesia Library
Hana Afiifah
"Dalam rangka meningkatkan pelayanan jalan tol di Indonesia, maka sistem pengumpulan tol atau aspek transaksi pembayaran di pintu gerbang tol perlu diupayakan untuk dipercepat. Salah satu pilihan untuk mempercepat tersebut dapat dilakukan dengan menerapkan sistem penentuan golongan dan tarif tol otomatis. Berkaitan dengan hal tersebut, maka dalam skripsi ini dilakukan penelitian dengan sebuah perancangan dan implementasi sistem penentuan golongan dan tarif tol otomatis berbasis FPGA. FPGA yang digunakan adalah Xilinx Spartan 3E, sedangkan peralatan lain yang digunakan sebagai vehicle identification berupa limit switch dan DI-MLDR. Sistem ini dilengkapi dengan interface melalui layar LCD. Pemodelan dan purwarupa sistem ini telah diuji dengan akurat dan siap untuk dirancang menjadi sebuah sistem yang utuh, dan siap untuk dikembangkan lebih lanjut.
To enhance the toll road service in Indonesia, the toll collection system need to be made faster. One of the choice for fastening could be done by system to define classes and toll rates automatically. Relating with this, then this final assignment is conducted by a research of class-determination and toll rates automatically system design and implementation based on FPGA. FPGA used is the Xilinx Spartan 3E, while other equipment used for vehicle identification in the form of limit switch and DI-MLDR. The system is equipped with an interface via LCD display. Modeling and prototype system has been tested with the results of accurate and ready to be designed into the whole system, and ready to be developed further."
Depok: Fakultas Teknik Universitas Indonesia, 2012
S43452
UI - Skripsi Open Universitas Indonesia Library
"Teknik multicarrier dan Multiple Input Multiple Output-Space Time Code (MIMO-STC) sangat efektif untuk mengatasi permasalahansistem komunikasi dengan laju data tinggi, pada implementasinya dapat digunakan teknik Orthogonal Frequency Division Multiplexing (OFDM) dan Space Time Blok Code (STBC). Salah satu tahapan untuk menghasilkan suatu rancangan prototype Integrated Circuit (IC) sistem tersebut dapat dilakukan dengan implementasi pad Field Programmable Gate Array (FPGA) yang dideskripsikan menggunakan bahasa VHSIC Hardware Description Language (VHDL). Pada penelitian ini disimulasikan OFDM 512 subcarrier dengan teknik FFT/IFFT 512 titik yang menggunakan pendekatan algoritma radiks-8, artinya sistem FFT/IFFT 512 titik akan disusun atau dibentuk dari blok-blok FFT 8 titik. Teknik STBC yang digunakan menggunakan skema Alamouti dengan dua pemancar. Teknik FFT/IFFT, STBC, dan integrasinya dideskripsikan pada bahasa VHDL kemudian dilakukan simulasi secara software menggunakan Modelsim 6.3 untuk dilakukan verifikasi terhadap nilai keluarannya."
JURTEL 17:1 (2012)
Artikel Jurnal Universitas Indonesia Library
"Karakteristik saluran listrik yang sangat 'tidak bersahabat' untuk komunikasi menjadi masalah utama dalam implementasi yang memanfaatkan tegangan rendah 220 V/SO Hz di peru mahan atau perkantoran (In-Home PLC). Namun, dengan menggunakan beberapa teknik yang berhasil diterapkan di jaringan kabel lainnya seperti ADSL, kecepatan data yang berhasil dicapai oleh perangkat PLC hingga saat ini adalah 12 - 200 Mbps. Dalam penelitian ini dilakukan perancangan dan simulasi prosesor OFDM Baseband untuk prototipe modem PLC. Efisiensi penggunaan resource sangat dipengaruhi oleh perancangan blok IIFFT di mana pada penelitian ini dipilih IIFFT 64 titik radix-8. Perancangan cyclic prefix dan mapper di pengirim mampu menangani delay spread di kanal PLC. Dari hasil implementasi sistem OFDM baseband, dapat ditunjukkan kinerja prosesor. Masing-masing proses dilakukan melalui simulasi pada Modelsim 6.0 sehingga dari hasil sintesis diperoleh utilisasi resource FPGA yang menggunakan gerbang logika sebanyak 2.380, 4-input LUT sebanyak 9.343, dan flip-flop sebanyak 1.045. Hasil rancangan prosesor OFDM baseband dapat bekerja pada frekuensi maksimum 66,079 MHz."
620 JURTEL 15:2 (2010)
Artikel Jurnal Universitas Indonesia Library